Many
Manuals
search
Categorie
Marchi
Home
Altera
Strumenti di misura
Phase-Locked Loop Reconfiguration IP Core
Manuale Utente
Altera Phase-Locked Loop Reconfiguration IP Core Manuale Utente Pagina 20
Scaricare
Condividere
Condivisione
Aggiungi ai miei manuali
Stampa
Pagina
/
51
Indice
SEGNALIBRI
Valutato
.
/ 5. Basato su
recensioni clienti
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
Page 20
Design Example
Phase-Locked Loop Reconfiguration (A
LTP
LL_RECONFIG) Megafunction
Feb
ruary 2012
Altera
Corporation
Figure 15.
Reconfiguration (6.32 to 26.8 ms)
Figure 16.
Pulse Width Changes From 50:50 Ratio to 25:75 Ratio (20 to
26 ms)
1
2
...
15
16
17
18
19
20
21
22
23
24
25
...
50
51
Features
1
Common Applications
2
Device Family Support
2
Parameter Settings
3
Page 4 Parameter Settings
4
Simulation
6
ALTPLL_RECONFIG
7
Note to Figure 6:
9
Design Example
10
Design Example Page 11
11
Page 12 Design Example
12
Simulating the Design Example
13
Page 14 Design Example
14
Pulse Width Variation
15
Page 16 Design Example
16
Design Example Page 17
17
Page 18 Design Example
18
Page 20 Design Example
20
Design Example Page 21
21
Page 22 Design Example
22
Design Example Page 23
23
Page 24 Design Example
24
Design Example Page 25
25
Page 26 Design Example
26
Design Example Page 27
27
Page 28 Design Example
28
Page 30 Design Example
30
Design Example Page 31
31
(4700 to 5040 ns)
32
Note to Figure 27:
33
Note to Figure 28:
34
Note to Figure 29:
35
Note to Figure 30:
35
(41,200 to 41,450 ns)
36
Specifications
37
VHDL Component Declaration
38
Specifications Page 39
39
Ports and Parameters
40
Specifications Page 41
41
Page 42 Specifications
42
Specifications Page 43
43
Page 44 Specifications
44
Table 11 lists the
45
Table 12 lists the
46
Specifications Page 47
47
Notes to Table 13:
48
Specifications Page 49
49
Document Revision History
50
Commenti su questo manuale
Nessun commento
Publish
Prodotti e manuali riguardandi Strumenti di misura Altera Phase-Locked Loop Reconfiguration IP Core
Strumenti di misura Altera SCFIFO Manuale Utente
(28 pagine)
Strumenti di misura Altera SDI II MegaCore Manuale Utente
(89 pagine)
Strumenti di misura Altera SerialLite II IP Core Manuale Utente
(110 pagine)
Strumenti di misura Altera Serial Digital Interface (SDI) MegaCore Function Manuale Utente
(140 pagine)
Strumenti di misura Altera 100G Development Kit, Stratix V GX Edition Manuale Utente
(44 pagine)
Strumenti di misura Altera 100G Interlaken MegaCore Function Manuale Utente
(111 pagine)
Strumenti di misura Altera Stratix V Avalon-MM Interface for PCIe Solutions Manuale Utente
(184 pagine)
Strumenti di misura Altera 10-Gbps Ethernet MAC MegaCore Function Manuale Utente
(175 pagine)
Strumenti di misura Altera Triple Speed Ethernet MegaCore Function Manuale Utente
(223 pagine)
Strumenti di misura Altera 8B10B Encoder/Decoder MegaCore Function Manuale Utente
(32 pagine)
Strumenti di misura Altera 50G Interlaken MegaCore Function Manuale Utente
(94 pagine)
Strumenti di misura Altera Advanced SEU Detection IP Core Manuale Utente
(22 pagine)
Strumenti di misura Altera Active Serial Memory Interface Manuale Utente
(36 pagine)
Strumenti di misura Altera I/O Phase-Locked Loop (Altera IOPLL) IP Core Manuale Utente
(11 pagine)
Strumenti di misura Altera OCT Manuale Utente
(10 pagine)
Strumenti di misura Altera Embedded Systems Development Kit, Cyclone III Edit Manuale Utente
(82 pagine)
Strumenti di misura Altera Phase-Locked Loop Manuale Utente
(18 pagine)
Strumenti di misura Altera 40-Gbps Ethernet MAC and PHY MegaCore Function Manuale Utente
(199 pagine)
Strumenti di misura Altera SDK for OpenCL Cyclone V SoC Manuale Utente
(39 pagine)
Strumenti di misura Altera PHYLite Manuale Utente
(61 pagine)
Stampa documento
Stampa pagina 20
Commenti su questo manuale