Altera Viterbi Compiler Manuale Utente Pagina 38

  • Scaricare
  • Aggiungi ai miei manuali
  • Stampa
  • Pagina
    / 40
  • Indice
  • SEGNALIBRI
  • Valutato. / 5. Basato su recensioni clienti
Vedere la pagina 37
Figure 3-13: Output Timing - Example 2
With a different ending.
clk
source_sop
source_eop
source_rdy
source_val
decbit
Figure 3-14: Depuncturing Timing Diagram
This depuncturing timing diagram shows eras_sym for the pattern 110110 (puncturing rate 3/4). By
changing the eras_sym pattern you can implement virtually any depuncturing pattern you require.
clk
ena
val
sop
rr[8:5]
rr[4:1]
eras_sym[2]
eras_sym[1]
B X 7 A X 7
8 7 X D 9 X
3-20
Viterbi IP Core Timing Diagrams
UG-VITERBI
2014.12.15
Altera Corporation
Viterbi IP Core Functional Description
Send Feedback
Vedere la pagina 37
1 2 ... 33 34 35 36 37 38 39 40

Commenti su questo manuale

Nessun commento